Portada

MATEMáTICA VéDICA PARA APLICAÇOES BINáRIAS IBD

EDIÇOES NOSSO CONHECIMENTO
01 / 2026
9786209559440
Portugués

Sinopsis

As arquiteturas convencionais de multiplicaçao 24x24 sao implementadas em multiplicadores de ponto flutuante usando multiplicadores de matriz, arquiteturas binárias redundantes (Pipeline Stages), codificaçao Booth modificada, uma árvore binária de compressores 4:2 (árvore Wallace) e matriz de carry save modificada em conjunto com o algoritmo de Booth. Existem vários problemas associados aos multiplicadores de árvore e matriz. Os multiplicadores em árvore têm muitos problemas, como o menor atraso lógico, mas layouts irregulares com interconexoes complicadas. Layouts irregulares nao só exigem mais esforço de design físico, mas também introduzem um atraso significativo na interconexao. Da mesma forma, os multiplicadores em matriz também têm algumas desvantagens associadas a eles, como maior atraso e layout regular com interconexoes mais simples. Além disso, há um consumo significativo de energia, uma vez que a reconfigurabilidade em tempo de execuçao nao é fornecida de acordo com a largura de bits de entrada. Para eliminar os problemas acima, é utilizado o algoritmo Urdhvatriyakbhyam da antiga matemática védica indiana. A simulaçao do multiplicador de ponto flutuante de 32 bits e a aplicaçao da matemática védica sao uma parte importante desta dissertaçao.

PVP
66,66